加入收藏 | 设为首页 | 会员中心 | 我要投稿 | RSSRSS-巴斯仪表网
您当前的位置:首页 > 设计中心 > 可编程逻辑器件

赛灵思和Synopsys联手推出FPGA原型开发方法手册

时间:2014-05-02  来源:123485.com  作者:9stone

  赛灵思公司宣布与Synopsys公司联手推出《 FPGA的原型开发方法手册》(FPMM),这是一本介绍如何使用 FPGA 作为平台进行片上系统(SoC)开发的实用指南。FPMM 收录了众多公司的设计团队在设计和验证方面的宝贵经验, 这些公司包括 BBC Research & Development、Design of System on Silicon, S.A. (DS2) 、Freescale Semiconductor、LSI、NVIDIA .、STMicroelectronics 和 TI等,他们成功运用基于 FPGA 的原型开发提高了复杂 ASIC 和 SoC 开发项目的速度。观看此次新闻发布的视频演示,请浏览网站: http://www.synopsys.com/Company/PressRoom/Pages/FPMMNR.aspx。

  本手册涵盖了基于 FPGA 原型开发的各个方面,包括原型开发的挑战和优势,在 FPGA 中实施 SoC 设计,以及在软件和系统验证上的应用。赛灵思与Synopsys希望 FPMM 成为 FPGA的原型开发在线互动社区(http://www.synopsys.com/fpmm)的催化剂 ,让该社区成为原型开发人员提出问题和交流的最佳实践平台。

  FPMM 作者——Synopsys的 Doug Amos 、 René Richter 与赛灵思的 Austin Lesea,都是 FPGA 技术专家,在使用 FPGA原型设计开发方面拥有丰富的经验。他们发现SoC 设计通常用来实施 ASIC 技术,给一个或多个 FPGA器件中的实施工作带来了许多具体难题。因此,他们联手编写了这份独一无二的参考指南,不仅可以帮助初级原型开发人员,还能让经验丰富的团队和项目负责人受益匪浅。除了研究各种原型开发方法的选项,包括从虚拟原型到构建定制开发板,再到购买完整的原型系统,FPMM还介绍了一种叫做“Design-for-Prototyping”的方法。“Design-for-Prototyping”可以将 FPGA 原型无缝集成到 ASIC/SoC 项目中,让设计更具可实施性,以最快速度将产品送到终端用户手中。这种方法不仅能在项目早期让开发人员轻松使用系统级工具,例如虚拟原型,简化软件开发,还能在后期首次集成硬件和软件的关键阶段提高工作效率。

  赛灵思全球营销及业务开发部高级副总裁 Vincent Ratford 表示:“FPMM 是 ASIC 设计人员和原型开发人员的宝贵资源,是行业首次尝试用一本书来介绍在 FPGA 硬件中成功开发 ASIC 设计原型所面临的挑战及相应的解决方案。赛灵思 Virtex FPGA器件拥有超大逻辑容量,被广泛运用到了 ASIC 原型开发当中。随着 28 nm Virtex-7 系列中容量高达 200 万个逻辑单元的器件的成功上市,我们希望这种趋势继续发展。”

  关于手册和供货情况

  FPMM 包含 15 个详细的章节和 2 个实例附录。该手册分章节介绍了在 FPGA 原型开发项目中面临的任务和决策。由于每个章节都是相对独立的,非常合适用户将手册用作参考工具书。

分享到:
来顶一下
返回首页
返回首页
发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表
栏目导航->可编程逻辑器件
  • 可编程逻辑器件
  • 传感器技术
  • 推荐资讯
    使用普通运放的仪表放大器
    使用普通运放的仪表放
    3V与5V混合系统中逻辑器接口问题
    3V与5V混合系统中逻辑
    数字PID控制及其改进算法的应用
    数字PID控制及其改进
    恶劣环境下的高性价比AD信号处理数据采集系统
    恶劣环境下的高性价比
    栏目更新
    栏目热门